Dolphin Smash

ภาพหน้าจอของซอฟแวร์:
Dolphin Smash
รายละเอียดซอฟแวร์:
รุ่น: 5.20.1
วันที่อัพโหลด: 20 Feb 15
ผู้พัฒนา: Dolphin Integration
การอนุญาต: ฟรี
ความนิยม: 38

Rating: nan/5 (Total Votes: 0)

Dolphin ชนเป็นสัญญาณผสมและจำลองหลายภาษาฟรีสำหรับ PCB และการออกแบบ IC มันขยายขีดความสามารถในการผสมสัญญาณไววิเคราะห์และรหัสความคุ้มครองในการที่จะระบุจุดอ่อนวงจรสำหรับการออกแบบที่ใส่ใจ DFM และในการตรวจสอบข้อบกพร่องในการเสมือน Testbenches.

มีอะไรใหม่ ในข่าวประชาสัมพันธ์นี้:

  • รุ่นนี้ช่วยเพิ่ม runtime โหลดไฟล์ Verilog ขนาดใหญ่ที่มีจำนวนของพอร์ตที่สำคัญและดำเนินการสนับสนุนการสั่ง .malias การกำหนดนามแฝงกับรูปแบบหรือ ชื่อวงจรย่อยตามด้วยหมายเลขของการแก้ไขเล็กน้อย.

มีอะไรใหม่ ในรุ่น 5.19.0:

  • รุ่นนี้ดำเนินการปรับปรุงที่สำคัญในการอินสแตนซ์ของแบบจำลองพฤติกรรม (HDL / HDL-AMS) ใน netlists เครื่องเทศผสมกับมหภาครุ่นที่ดีกว่าความสามารถหลายเธรดเพื่อเพิ่มความเร็วในการจำลองชั่วคราวของการออกแบบอนาล็อก Monte Carlo และกวาดวิเคราะห์เกี่ยวกับการออกแบบตรรกะ, ดูสีโดเมนที่มีขั้นตอนและการดูขนาด, โมเดลสำหรับ Verilog-รุ่นหล่อ .NRT สำหรับการตรวจสอบความสมดุลระหว่างรูปคลื่นและความสามารถในการกำหนดไดเรกทอรีที่จะเปลี่ยนเส้นทางไฟล์ที่ส่งออกทั้งหมด.

มีอะไรใหม่ ในรุ่น 5.18.0:

  • รุ่นนี้ดำเนินการปรับปรุงที่สำคัญในระหว่างที่โดเมนระบายสีสำหรับ ครั้งแรกประมาณของเสา / ศูนย์สถานที่สั่ง .PZ เสา / ศูนย์การวิเคราะห์การสนับสนุนของไฟล์ .wav เป็น ouput ตรรกะของการออกแบบและฟังก์ชั่นการประมวลผล CCS สกัดการแบ่งส่วน.

มีอะไรใหม่ ในรุ่น 5.17.0:

  • รุ่นนี้ดำเนินการปรับปรุงที่สำคัญรวมทั้งขยายการยืนยันที่ใช้ การตรวจสอบ (ABV) ความสามารถในการยืนยันกับ SystemVerilog (SVA) การปฏิบัติตาม Verilog-AMS wreal สำหรับการสร้างแบบจำลองจริงมูลค่า (RVM) เพิ่มขึ้น Verilog HDL-และ Verilog-ปฏิบัติตามภาษาการปรับปรุงความเข้ากันได้กับ HSpice .IF, .ELSIF, .ELSE, .ENDIF เงื่อนไขสร้างงบและโหลดวงจรเร่ง Monte Carlo และการวิเคราะห์ Sweep.

มีอะไรใหม่ ในรุ่น 5.16.2:

  • รุ่นนี้ให้เพิ่มความเร็วอย่างมีนัยสำคัญสำหรับการโหลด ไฟล์ห้องสมุด SPICE และวงจรอย่างมีนัยสำคัญโดยเฉพาะอย่างยิ่งเมื่อมีการเข้าถึงไฟล์บนดิสก์เครือข่ายที่ช้า.
  • จำนวนของการปรับปรุงเล็กน้อยและแก้ไขยังได้ทำ.

มีอะไรใหม่ ในรุ่น 5.15.2:

  • จำนวนข้อบกพร่องได้รับการแก้ไขและการปรับปรุงเล็กน้อย ถูกนำมาใช้.

มีอะไรใหม่ ในรุ่น 5.15.1:

  • SMASH - Viewer:
  • การเพิ่มประสิทธิภาพ:
  • เพิ่มเมนู 'พับทั้งหมด' และ 'แฉทุกรายการในโปรแกรมแก้ไขข้อความ (DDIsa05778 - SMASH 5.15.0).
  • เพิ่มตัวเลือกใน & quot; เพิ่มร่องรอย & quot; โต้ตอบที่ช่วยให้การติดตามเวกเตอร์ตรรกะเป็นค่าไม่ได้ลงนามในกราฟอนาล็อก (DDIsa05953 - SMASH 5.15.0).
  • เพิ่มคลิกขวารายการเมนูในแผงวงจรช่วยให้การลบวงจรที่ผ่านมา (DDIsa05981 - SMASH 5.15.0).
  • เพิ่มรายการเมนูเพื่อแสดง / ซ่อนบานหน้าต่างด้านซ้ายและด้านล่างซึ่งอาจก่อนหน้านี้เท่านั้นทำได้โดยการดับเบิลคลิกที่
  • แยก (DDIsa06032 - SMASH 5.15.1).
  • ดำเนินการส่งออกของการติดตั้งแอพลิเคชันไปยังไดเรกทอรีวงจรและการแก้ไขของวงจรแย้ง Fi ไฟล์โครงสร้างที่มีการโต้ตอบ (DDIsa06034 - SMASH 5.15.1).
  • การดำเนินการเป็นไปได้ที่จะเชื่อมโยงสคริปต์ Tcl กับวงจรที่จะลงทะเบียนวงจรเฉพาะเจาะจงฟังก์ชั่นเบ็ดค (DDIsa06098 - SMASH 5.15.1).
  • การจัดการที่ดีขึ้นของการควบคุมการจำลองการปรับปรุงสาย le เพื่อให้ le ไฟเดิมไม่เสียหายเมื่อไม่มีช่องว่างเหลืออยู่บน
  • ดิสก์ (DDIsa06209 - SMASH 5.15.1)
  • .
  • Modi ไพเพ Fi:
  • Modi จัดการเอ็ด Fi ของ FFT โต้ตอบที่จะช่วยให้ไอออนบวกที่ระบุไว้ของเวลาลบ (DDIsa04663 - SMASH 5.15.0)
  • .
  • Modi Fi เอ็ด SMASH สร้างไวน์ที่ฝังอยู่ภายใต้ลินุกซ์ที่จะลบข้อความผิดพลาด Xlib จำนวนมากที่ออกเมื่อทำงาน
  • แสดงบนเซิร์ฟเวอร์ Cygwin เอ็กซ์ (DDIsa05532 - SMASH 5.15.0)
  • .
  • ดำเนินอุณหภูมิเริ่มต้นเท่ากับ 25 degC เมื่อ Avor HSPICE ชั้นถูกเลือก (DDIsa05790 - SMASH 5.15.0).
  • Modi Fi รุ่นเอ็ดของการดำเนินงานจุดไฟเพื่อให้ le ตรรกะข้อมูลที่เกี่ยวข้องไม่ถูกขับออกไปโดยปริยายและสามารถเปิดใช้งานผ่าน
  • การตั้งค่าของแอพลิเคชัน (DDIsa05154 - SMASH 5.15.1).
  • Modi Fi ed 'OP' พารามิเตอร์ของคำสั่ง '.AC' และ '.NOISE' ซึ่งควรจะมีค่าเริ่มต้นเดียวกัน (DDIsa06037 - SMASH 5.15.1).
  • แก้ไข embeddedWinelib เพื่อให้โหลดไฟ les กับชื่อเส้นทางที่ยาวมากภายใต้ Linux (DDIsa06193 - SMASH 5.15.1).
  • ไฟ Bug Xing:
  • รุ่นไวน์ที่ถูกต้องของ SMASH เพื่อให้สามารถโหลดวงจรที่ต้องใช้กว่า 600 Mb หน่วยความจำจัดสรร (DDIsa05525 - SMASH 5.15.0).
  • แก้ไขการแสดงผลของปริมาณ VHDL-AMS ภายในโต้ตอบเพิ่มร่องรอย (DDIsa06096 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของคำสั่ง '.TRACE' ซึ่งไม่ควรจะเป็นกรณีที่สำคัญในรูปแบบของคลื่น 'ONOISE' ระหว่างการวิเคราะห์เสียง (DDIsa06106 - SMASH 5.15.1).
  • การส่งออกน่เสียง Fi les จาก & quot; ไฟล์เสียง ... & quot; โต้ตอบซึ่งถูกยกเลิกด้วยข้อผิดพลาด (DDIsa06117 - SMASH 5.15.1)
  • .
  • แก้ไขการคำนวณ SNR และ THD เมื่อดำเนินการในหน้าต่างทั่วไปจาก .FFT ผล Fi le (DDIsa06192 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของรูปคลื่น FFT จาก * .fft.amf ใน Windows ทั่วไปเพื่อที่พวกเขาจะถูกยึดที่ -400dB แทน -300dB (DDIsa06240 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการตรวจสอบการปรับปรุงซึ่งอาจก่อให้เกิด SMASH กับความล้มเหลวในการปรากฏตัวของการเปลี่ยนแปลงรายการที่ว่างเปล่า (DDIsa06242 - SMASH 5.15.1).
  • superposing แก้ไขรูปแบบของคลื่นที่ถูกปิดใช้งานสำหรับการจำลองตรรกะ (DDIsa06258 - SMASH 5.15.1)
  • .
  • แก้ไขการแสดงผลของค่าใน Tera (DDIsa06264 - SMASH 5.15.1).
  • SMASH - Batch:
  • การเพิ่มประสิทธิภาพ:
  • การดำเนินการเป็นไปได้ที่จะเชื่อมโยงสคริปต์ Tcl กับวงจรที่จะลงทะเบียนวงจรเฉพาะเจาะจงฟังก์ชั่นเบ็ดค (DDIsa06098 - SMASH 5.15.1).
  • Modi ไพเพ Fi
  • แก้ไข embeddedWinelib เพื่อให้โหลดไฟ les กับชื่อเส้นทางที่ยาวมากภายใต้ Linux (DDIsa06193 - SMASH 5.15.1).
  • ไฟ Bug Xing:
  • รุ่นไวน์ที่ถูกต้องของ SMASH เพื่อให้สามารถโหลดวงจรที่ต้องใช้กว่า 600 Mb หน่วยความจำจัดสรร (DDIsa05525 - SMASH 5.15.0).
  • SMASH - Kernel
  • การเพิ่มประสิทธิภาพ:
  • การสนับสนุนการดำเนินการของคำสั่ง '.OPTION TNOM val =' เข้ากันได้กับ HSPICE (DDIsa05531 - SMASH 5.15.0).
  • การจัดการการดำเนินการของรุ่น C-Logic ใช้ในบ้านไบนารีแบบจำลอง (BSM) เทคโนโลยี (DDIsa05602 - SMASH 5.15.0).
  • ดำเนินการสนับสนุนของลำไส้ใหญ่กึ่ง ';' เช่นเดียวกับในบรรทัดตัวอักษรแสดงความคิดเห็นสำหรับ PSPICE ชั้น Avor (DDIsa05769 - SMASH 5.15.0).
  • ปรับปรุงการสกัด DC ใช้โดย FFT (DDIsa05774 - SMASH 5.15.0).
  • ดำเนินอุณหภูมิเริ่มต้นเท่ากับ 25 degC เมื่อ Avor HSPICE ชั้นถูกเลือก (DDIsa05790 - SMASH 5.15.0).
  • เร่งรัดการโหลดของชั้น attened netlists SPICE (DDIsa05791 - SMASH 5.15.0).
  • เพิ่ม & quot; lang = & quot; ตัวเลือกที่จะสั่ง .LIB เพื่อให้การระบุคำอธิบายฮาร์ดแวร์ภาษา (DDIsa05895 - SMASH 5.15.0).
  • 30 กันยายน 2010 หน้า 10 / 23SMASH 5.15.1 สครูจ 2.4.1 & SHAKER 5.15.1 คุณสมบัติใหม่
  • การดำเนินการที่ดีขึ้นการแยก SPICE เพื่อเร่งการแยกและให้รายงานข้อผิดพลาดที่ดีขึ้นรวมถึงไฟ le และหมายเลขบรรทัด (DDIsa01619 - SMASH 5.15.1).
  • บรรจบกันที่ดีขึ้นสำหรับบางรุ่น PSPICE โดยการปรับปรุงการตรวจสอบของ Nite Fi ไม่ใช่ (น่าน) ค่าระหว่างการปฏิบัติการและการวิเคราะห์จุดชั่วคราว (DDIsa03199 - SMASH 5.15.1).
  • การแยกการดำเนินการ SPICE สั่ง .INCLUDE ในวงจรย่อยสำหรับ HSPICE ความเข้ากันได้ (DDIsa04326 - SMASH 5.15.1).
  • การแยกการดำเนินการ SPICE สั่ง .LIB ในวงจรย่อยสำหรับ HSPICE ความเข้ากันได้ (DDIsa05538 - SMASH 5.15.1).
  • การจัดการการดำเนินการของการต่อวงจรการตั้งค่าคอนฟิก Con fi (สำหรับ DDIsa06035 - SMASH 5.15.1).
  • การดำเนินการเป็นไปได้ที่จะเชื่อมโยงสคริปต์ Tcl กับวงจรที่จะลงทะเบียนวงจรเฉพาะเจาะจงฟังก์ชั่นเบ็ดค (DDIsa06098 - SMASH 5.15.1).
  • การจัดการที่ดีขึ้นของการควบคุมการจำลองการปรับปรุงสาย le เพื่อให้ le ไฟเดิมไม่เสียหายเมื่อมีพื้นที่ว่างเหลือบนดิสก์ (DDIsa06209 - SMASH 5.15.1).
  • Modi ไพเพ Fi:
  • Modi จัดการเอ็ดสายการจำลองแบบอะนาล็อกที่จะหยุดการจำลองรูปแบบของคลื่นเมื่อข้อมูลที่ไม่สามารถเขียนไปยังสายไบนารี les สำหรับ
  • เช่นเมื่อไม่มีพื้นที่ว่างในดิสก์ถ้ามี (DDIsa05907 - SMASH 5.15.0).
  • การเปลี่ยนแปลงที่จะเกิดข้อผิดพลาดข้อความเตือนเมื่อวิธีการบรรจบ PowerUp ล้มเหลวในระหว่างการวิเคราะห์การดำเนินงานจุด (DDIsa05980 - SMASH 5.15.0).
  • Modi Fi ed ข้อ จำกัด สำหรับชุด SPICE เมื่อใช้ตัวเลือกการค้นพบ (DDIsa06011 - SMASH 5.15.0).
  • Modi รุ่นเอ็ด Fi ของการดำเนินงานจุดไฟเพื่อให้ le ตรรกะข้อมูลที่เกี่ยวข้องไม่ถูกขับออกไปโดยปริยายและสามารถเปิดใช้งานผ่านการตั้งค่าของแอพลิเคชัน (DDIsa05154 - SMASH 5.15.1).
  • Modi จัดการเอ็ดไฟสัญญาณตรรกะในลำดับชั้นวงจร Verilog การเชื่อมต่อวงจรย่อย SPICE ที่จะได้สร้างอุปกรณ์อินเตอร์เฟซที่ไม่จำเป็น (DDIsa05442 - SMASH 5.15.1).
  • Modi Fi ed 'OP' พารามิเตอร์ของคำสั่ง '.AC' และ '.NOISE' ซึ่งควรจะมีค่าเริ่มต้นเดียวกัน (DDIsa06037 - SMASH 5.15.1).
  • Modi จัดการเอ็ด Fi ของการรวบรวมรายละเอียดตรรกะเพื่อให้ BSM กลาง Fi les สามารถโหลดเมื่อซอร์สโค้ด Verilog จะไม่สามารถใช้ได้ (DDIsa06186 - SMASH 5.15.1).
  • แก้ไข embeddedWinelib เพื่อให้โหลดไฟ les กับชื่อเส้นทางที่ยาวมากภายใต้ Linux (DDIsa06193 - SMASH 5.15.1).
  • การจัดการเพิ่มประสิทธิภาพของการปิดกั้นหลายกำหนดสัญญาณในเดลต้าวงจรเดียวกัน (DDIsa06281 - SMASH 5.15.1).
  • ไฟ Bug Xing:
  • การจัดการที่ถูกต้องของเครื่องเทศเพื่อ Verilog ต้นเมื่อผ่านพารามิเตอร์เครื่องเทศที่แท้จริงในการ Verilog พารามิเตอร์จำนวนเต็ม (DDIsa03293 - SMASH 5.15.0).
  • แก้ไขการคำนวณของอำนาจแบบอะนาล็อกเมื่ออุปกรณ์ SPICE จะ instantiated โดยตรงจาก Verilog-A (DDIsa05921 - SMASH 5.15.0).
  • แก้ไขสายปฏิบัติการจุด le การส่งออกเมื่อเลือกข้อมูลอุปกรณ์ที่ถูกกำหนดเป็น & quot; ข้อมูลทั้งหมด & quot; (DDIsa05923 - SMASH 5.15.0).
  • แก้ไขการรั่วไหลของหน่วยความจำที่เกิดขึ้นเมื่อปิดวงจร .PRINT และสั่ง .PRINTALL ในการควบคุมไฟจำลอง le (DDIsa05946 - SMASH 5.15.0).
  • แก้ไข VEC_WRITE ซึ่งได้รับการผนวกข้อมูลไปยังจุดสิ้นสุดของ VEC Fi le เมื่อจำลองก็วิ่งหลายครั้ง (DDIsa06007 - SMASH 5.15.0).
  • แก้ไขการรั่วไหลของหน่วยความจำที่เกิดขึ้นเมื่อปิดวงจรที่มีคำสั่ง .MEASURE ในการควบคุมไฟจำลอง le (DDIsa06008 - SMASH 5.15.0).
  • แก้ไขข้อผิดพลาดในหน่วยความจำ deallocation เมื่อสั่ง .LIB สร้างข้อผิดพลาดในการแยกวิเคราะห์ที่อาจทำให้ SMASH ที่จะแช่แข็ง (DDIsa06017 - SMASH 5.15.0).
  • แก้ไขความผิดพลาดที่อาจเกิดขึ้นระหว่างการวิเคราะห์การดำเนินงานจุดของวงจรมีรายละเอียด VHDL-AMS (DDIsa06021 - SMASH 5.15.0).
  • แก้ไข VEC_READ Veri ไพเพอสายของแม่แบบอนาล็อกที่ผิดเมื่อ VOH และค่า VOL ไม่ตรงกับ VIH และค่า VIL (DDIsa06022 - SMASH 5.15.0).
  • การเริ่มต้นที่ถูกต้องของการทำงานแบบ Laplace ซึ่งอาจจะไม่ถูกต้องระหว่างการวิเคราะห์การดำเนินงานจุด (DDIsa06026 - SMASH 5.15.0)
  • .
  • การจัดการที่ถูกต้องของมุ้งที่ไม่ได้ใช้ในคำอธิบาย Verilog-ซึ่งสร้างรายการในเมทริกซ์และก่อให้เกิดปัญหาการบรรจบกัน (DDIsa05229 - SMASH 5.15.1).
  • การจัดการแก้ไขอารมณ์พารามิเตอร์อัตโนมัติเมื่อใช้กวาดวิเคราะห์ (DDIsa05368 - SMASH 5.15.1).
  • การจัดการแก้ไขการทำงานของตารางที่ตกเมื่อค่า 'X' ไม่ได้นิยามในการเพิ่มการสั่งซื้อ (DDIsa05969 - SMASH 5.15.1).
  • แก้ไข Verilog-เลซซึ่งอาจก่อให้เกิดไฟ culties dif เพื่อ fi ครั้งที่ปฏิบัติการจุด (DDIsa06027 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการพึ่งพา les Verilog Fi รวมกับ 'รวมถึงคำสั่งที่ได้รับการปฏิเสธโดยการจัดการพึ่งพา. (DDIsa06030 - SMASH 5.15.1)
  • การเชื่อมต่อที่ถูกต้องของสัญญาณตรรกะในการพอร์ตอนาล็อกซึ่งก็ไม่ได้สร้างโมดูลอินเตอร์เฟซ (DDIsa06052 -SMASH 5.15.1).
  • Correctedmeasurements ในขนาดเล็กรูปแบบของคลื่นสัญญาณไฟ les และเพิ่มนามแฝง formea​​sure สั่ง Fi พารามิเตอร์ le (DDIsa06065 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของคำสั่ง .JITTER ซึ่งไม่ได้ถูกสกัดหลังจากโหลดวงจร. (DDIsa06080 - SMASH 5.15.1)
  • แก้ไขความผิดพลาดที่อาจเกิดขึ้นในช่วงเริ่มต้นของ Verilog-สัญญาณอนาล็อก (DDIsa06097 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของสัญญาณ VHDL-AMS DOMAIN ซึ่งไม่ได้รับการปรับปรุงสำหรับการวิเคราะห์สัญญาณขนาดเล็กเมื่อ operatingpoint หรือการวิเคราะห์ชั่วคราวก็วิ่งแรก fi (สำหรับ DDIsa06103 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของคำสั่ง '.TRACE' ซึ่งไม่ควรจะเป็นกรณีที่สำคัญในรูปแบบของคลื่น 'ONOISE' ระหว่างการวิเคราะห์เสียง (DDIsa06106 - SMASH 5.15.1).
  • คุณสมบัติ:
  • น่สร้างแผ่นวีซีดี Fi les ซึ่งอาจจะเป็นความทรงจำที่ไม่ถูกต้องเมื่อได้รับการตรวจสอบ (DDIsa06108 - SMASH 5.15.1).
  • แก้ไขความผิดพลาดที่เกิดขึ้นเมื่อใช้การวิเคราะห์การดำเนินงานจุดในโหมดแบทช์และเปลี่ยนเส้นทางออกไป
  • ไฟ le (DDIsa06161 - SMASH 5.15.1)
  • .
  • ประหยัดแก้ไขของ .FFT ผล Fi le เมื่อ & quot; เฉลี่ย & quot; ถูกเปิดใช้งาน (DDIsa06171 - SMASH 5.15.1).
  • แก้ไขการคำนวณ SNR และ THD เมื่อดำเนินการในหน้าต่างทั่วไปจาก .FFT ผล Fi le (DDIsa06192 - SMASH 5.15.1).
  • แก้ไขสร้างชื่อ le Fi ICD ซึ่งได้รับการบันทึกไว้กับดัชนีปิดโดยหนึ่งเมื่อใช้การวิเคราะห์มอนติคาร์โล (DDIsa06211 - SMASH 5.15.1).
  • การแสดงผลที่ถูกต้องของผลที่ไม่คาดคิดวัดไฟ DC le ข้อความข้อผิดพลาดเมื่อทำงานเก็บกวาดและ Monte-Carlo วิเคราะห์ (DDIsa06234 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการแสดงความคิดเห็นแบบอินไลน์เริ่มต้นด้วย '$' ตัวละครภายในสั่ง (DDIsa06235 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการพึ่งพาระหว่างพารามิเตอร์อารมณ์และสั่ง .TEMP (DDIsa06245 - SMASH 5.15.1)
  • .
  • แก้ไข SPICE ต้นย่อยวงจรจากคำอธิบายตรรกะที่อาจล้มเหลวเมื่อ instantiating วงจรย่อยหลาย (DDIsa06248 - SMASH 5.15.1).
  • superposing แก้ไขรูปแบบของคลื่นที่ถูกปิดใช้งานสำหรับการจำลองตรรกะ (DDIsa06258 - SMASH 5.15.1)
  • .
  • แก้ไขการแสดงผลของค่าใน Tera (DDIsa06264 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของ netlists วงจรอ้างอิงห้องสมุดวงกลมที่พบในบางส่วนที่ระบุไว้ในห้องสมุดโรงหล่อค Fi les ซึ่งได้ก่อให้เกิดความผิดพลาด (DDIsa06276 - SMASH 5.15.1).
  • SMASH - SPICE:
  • การเพิ่มประสิทธิภาพ:
  • การสนับสนุนการดำเนินการของคำสั่ง '.OPTION TNOM val =' เข้ากันได้กับ HSPICE (DDIsa05531 - SMASH 5.15.0).
  • ดำเนินการสนับสนุนของลำไส้ใหญ่กึ่ง ';' เช่นเดียวกับในบรรทัดตัวอักษรแสดงความคิดเห็นสำหรับ PSPICE ชั้น Avor (DDIsa05769 - SMASH 5.15.0).
  • ปรับปรุงการสกัด DC ใช้โดย FFT (DDIsa05774 - SMASH 5.15.0).
  • เร่งรัดการโหลดของชั้น attened netlists SPICE (DDIsa05791 - SMASH 5.15.0).
  • อุปกรณ์ SPICE แบบบูรณาการรูปแบบ PSP รุ่น 103.1 (DDIsa05936 - SMASH 5.15.0).
  • การดำเนินการที่ดีขึ้นการแยก SPICE เพื่อเร่งการแยกและให้รายงานข้อผิดพลาดที่ดีขึ้นรวมถึงไฟ le และหมายเลขบรรทัด (DDIsa01619 - SMASH 5.15.1).
  • บรรจบกันที่ดีขึ้นสำหรับบางรุ่น PSPICE โดยการปรับปรุงการตรวจสอบของ Nite Fi ไม่ใช่ (น่าน) ค่าระหว่างการปฏิบัติการและการวิเคราะห์จุดชั่วคราว (DDIsa03199 - SMASH 5.15.1).
  • การแยกการดำเนินการ SPICE สั่ง .INCLUDE ในวงจรย่อยสำหรับ HSPICE ความเข้ากันได้ (DDIsa04326 - SMASH 5.15.1).
  • การแยกการดำเนินการ SPICE สั่ง .LIB ในวงจรย่อยสำหรับ HSPICE ความเข้ากันได้ (DDIsa05538 - SMASH 5.15.1).
  • การสนับสนุนการดำเนินการสำหรับชื่อที่แตกต่างกัน Verilog-Fi AMS les constants.vams และ disciplines.vams สามารถมี (DDIsa06152 - SMASH 5.15.1).
  • Modi ไพเพ Fi:
  • Modi จัดการเอ็ดสายการจำลองแบบอะนาล็อกที่จะหยุดการจำลองรูปแบบของคลื่นเมื่อข้อมูลที่ไม่สามารถเขียนไปยังสายไบนารี les สำหรับ
  • เช่นเมื่อไม่มีพื้นที่ว่างในดิสก์ถ้ามี (DDIsa05907 - SMASH 5.15.0).
  • การเปลี่ยนแปลงที่จะเกิดข้อผิดพลาดข้อความเตือนเมื่อวิธีการบรรจบ PowerUp ล้มเหลวในระหว่างการวิเคราะห์การดำเนินงานจุด (DDIsa05980 - SMASH 5.15.0).
  • Modi จัดการเอ็ดไฟสัญญาณตรรกะในลำดับชั้นวงจร Verilog การเชื่อมต่อวงจรย่อย SPICE ที่จะได้สร้างอุปกรณ์อินเตอร์เฟซที่ไม่จำเป็น (DDIsa05442 - SMASH 5.15.1).
  • Modi Fi ed 'OP' พารามิเตอร์ของคำสั่ง '.AC' และ '.NOISE' ซึ่งควรจะมีค่าเริ่มต้นเดียวกัน (DDIsa06037 - SMASH 5.15.1).
  • Modi จัดการเอ็ด Fi แหล่งที่มาของเสียงเพื่อให้เสียงชั่วคราวไม่ได้คำนวณระหว่างการวิเคราะห์พลังงานขึ้น (DDIsa06221 - SMASH 5.15.1).
  • ไฟ Bug Xing:
  • การจัดการที่ถูกต้องของเครื่องเทศเพื่อ Verilog ต้นเมื่อผ่านพารามิเตอร์เครื่องเทศที่แท้จริงในการ Verilog พารามิเตอร์จำนวนเต็ม (DDIsa03293 - SMASH 5.15.0).
  • แก้ไขการคำนวณของอำนาจแบบอะนาล็อกเมื่ออุปกรณ์ SPICE จะ instantiated โดยตรงจาก Verilog-A (DDIsa05921 - SMASH 5.15.0).
  • แก้ไขสายปฏิบัติการจุด le การส่งออกเมื่อเลือกข้อมูลอุปกรณ์ที่ถูกกำหนดเป็น & quot; ข้อมูลทั้งหมด & quot; (DDIsa05923 - SMASH 5.15.0).
  • แก้ไขการรั่วไหลของหน่วยความจำที่เกิดขึ้นเมื่อปิดวงจร .PRINT และสั่ง .PRINTALL ในการควบคุมไฟจำลอง le (DDIsa05946 - SMASH 5.15.0).
  • การจัดการแก้ไขอารมณ์พารามิเตอร์อัตโนมัติเมื่อใช้กวาดวิเคราะห์ (DDIsa05368 - SMASH 5.15.1).
  • การจัดการแก้ไขการทำงานของตารางที่ตกเมื่อค่า 'X' ไม่ได้นิยามในการเพิ่มการสั่งซื้อ (DDIsa05969 - SMASH 5.15.1).
  • Correctedmeasurements ในขนาดเล็กรูปแบบของคลื่นสัญญาณไฟ les และเพิ่มนามแฝง formea​​sure สั่ง Fi พารามิเตอร์ le (DDIsa06065 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของคำสั่ง .JITTER ซึ่งไม่ได้ถูกสกัดหลังจากโหลดวงจร. (DDIsa06080 - SMASH 5.15.1)
  • แก้ไขแยกของแหล่ง VNOISE สำหรับพารามิเตอร์ XScale และ YSCALE และมีการปรับปรุงเอกสาร (DDIsa06090 - SMASH 5.15.1)
  • .
  • การจัดการที่ถูกต้องของคำสั่ง '.TRACE' ซึ่งไม่ควรจะเป็นกรณีที่สำคัญในรูปแบบของคลื่น 'ONOISE' ระหว่างการวิเคราะห์เสียง (DDIsa06106 - SMASH 5.15.1).
  • 30 กันยายน 2010 หน้า 14 / 23SMASH 5.15.1 สครูจ 2.4.1 & SHAKER 5.15.1 คุณสมบัติใหม่
  • แยกที่ถูกต้องของรูปแบบสองขั้ว Tref พารามิเตอร์ซึ่งได้รับการอ่านในเคลวินแทนเซลเซียส (DDIsa06137 - SMASH 5.15.1).
  • แก้ไขความผิดพลาดที่เกิดขึ้นเมื่อใช้การวิเคราะห์การดำเนินงานจุดในโหมดแบทช์และเปลี่ยนเส้นทางการส่งออกไปยังสาย le (DDIsa06161 - SMASH 5.15.1)
  • .
  • ประหยัดแก้ไขของ .FFT ผล Fi le เมื่อ & quot; เฉลี่ย & quot; ถูกเปิดใช้งาน (DDIsa06171 - SMASH 5.15.1).
  • แก้ไขการคำนวณ SNR และ THD เมื่อดำเนินการในหน้าต่างทั่วไปจาก .FFT ผล Fi le (DDIsa06192 - SMASH 5.15.1).
  • แก้ไขสร้างชื่อ le Fi ICD ซึ่งได้รับการบันทึกไว้กับดัชนีปิดโดยหนึ่งเมื่อใช้การวิเคราะห์มอนติคาร์โล (DDIsa06211 - SMASH 5.15.1).
  • การแสดงผลที่ถูกต้องของผลที่ไม่คาดคิดวัดไฟ DC le ข้อความข้อผิดพลาดเมื่อทำงานเก็บกวาดและ Monte-Carlo วิเคราะห์ (DDIsa06234 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการแสดงความคิดเห็นแบบอินไลน์เริ่มต้นด้วย '$' ตัวละครภายในสั่ง (DDIsa06235 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของการพึ่งพาระหว่างพารามิเตอร์อารมณ์และสั่ง .TEMP (DDIsa06245 - SMASH 5.15.1)
  • .
  • การจัดการที่ถูกต้องของหน่วย = พารามิเตอร์ HERTZ คำอธิบายพหุนามในรูปแบบ Laplace (DDIsa06255 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของ netlists วงจรอ้างอิงห้องสมุดวงกลมที่พบในบางส่วนที่ระบุไว้ในห้องสมุดโรงหล่อค Fi les ซึ่งได้ก่อให้เกิดความผิดพลาด (DDIsa06276 - SMASH 5.15.1).
  • SMASH - Verilog และ Verilog-AMS:
  • การเพิ่มประสิทธิภาพ:
  • ดำเนินการสนับสนุนของ Verilog-2001 ประกาศพารามิเตอร์กับไพเพอร์ที่ระบุไว้ช่วง (DDIsa00671 - SMASH 5.15.0).
  • การจัดการการดำเนินการของ Verilog & quot; $ dist_ & quot; ฟังก์ชั่นของระบบสำหรับการแจกแจงความน่าจะเป็น (DDIsa01729 - SMASH 5.15.0).
  • การดำเนินการความหมายไอออนบวก Fi Veri สำหรับงาน V​​erilog เปิดใช้งานและค่าส่งต่อข้อโต้แย้ง (DDIsa01769 - SMASH 5.15.0).
  • การดำเนินการความหมายไอออนบวก Fi Veri สำหรับงาน V​​erilog เปิดใช้งานและค่าส่งต่อข้อโต้แย้ง (DDIsa01872 - SMASH 5.15.0).
  • การดำเนินการการใช้งานของจำนวนเต็มจริงเรียลไทม์และเวลาประเภทการแสดงออกเป็นข้อโต้แย้งของ Verilog ผู้ใช้งานและฟังก์ชั่น (DDIsa02157 - SMASH 5.15.0).
  • เพิ่มการตรวจสอบแบบคงที่และแบบไดนามิกของลูปใน Nite Fi ใน Verilog & quot; เสมอ & quot; และ & quot; ตลอดไป & quot; งบที่มีเพียง nonblocking งบที่ได้รับมอบหมาย (DDIsa02772 - SMASH 5.15.0).
  • ดำเนินการออกข้อความเตือนเมื่อใช้ค่าชนิดจริงกับรูปแบบ D% ใน Verilog $ แสดงผลงานระบบ (DDIsa02799 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของ Verilog-2001 ประกาศพอร์ตโมดูลในรูปแบบ ANSI (DDIsa03035 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของ Verilog-ประกอบอนาล็อก Laplace (DDIsa03060 - SMASH 5.15.0).
  • การจัดการการดำเนินการของความแข็งแรงไพเพอร์ที่ระบุไว้ในประกาศ Verilog สัญญาณ (DDIsa03179 - SMASH 5.15.0).
  • การจัดการการดำเนินการของการประกาศตัวแปร Verilog ในงบบล็อก (DDIsa03243 - SMASH 5.15.0).
  • ปรับปรุง Verilog แยกข้อความผิดพลาดเมื่อเปิดใช้งานฟังก์ชั่นการใช้งานที่ไม่ได้ประกาศ (DDIsa03300 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของ Verilog-2001 & quot; localparam & quot; ประกาศ (DDIsa03302 - SMASH 5.15.0).
  • การจัดการการดำเนินการของการประกาศตัวแปร Verilog ในงบบล็อกลำดับและขนาน (DDIsa03358 - SMASH 5.15.0).
  • ดำเนินการออกข้อความเตือนเมื่อ Verilog UDP มีนักโทษชั้น icting รายการตาราง (DDIsa03473 - SMASH 5.15.0).
  • การจัดการการดำเนินการของ Verilog (ไม่) การปิดกั้นการมอบหมายงานที่มีความล่าช้าในงบภายในบล็อกชื่อ (DDIsa03649 - SMASH 5.15.0).
  • ปรับปรุง runtime รวบรวมเมื่อประกาศและการใช้งานของผู้ใช้หลาย Verilog (DDIsa03780 - SMASH 5.15.0).
  • ดำเนินการสนับสนุนของ Verilog-2001 & quot; @ * & quot; งบ (DDIsa03845 - SMASH 5.15.0).
  • การจัดการการดำเนินการของการแสดงออก concatenation ที่มีค่าคงที่ซึ่งจะถูกส่งผ่านไปยังงาน V​​erilog ห​​รือข้อโต้แย้งที่ฟังก์ชั่น (DDIsa03872 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของ Verilog & quot; @ (การแสดงออกเหตุการณ์) & quot; เมื่อมีการแสดงออกของผู้ประกอบการ (DDIsa04093 - SMASH 5.15.0).
  • การจัดการการดำเนินการของ Verilog & quot; 'timescale & quot; สั่งกับ & quot; 10s & quot; และ & quot; 100s & quot; หน่วย (DDIsa04112 - SMASH 5.15.0).
  • ข้อผิดพลาดที่ดีขึ้นออกเมื่อรวบรวมและ elaborating รุ่น Verilog (DDIsa04173 - SMASH 5.15.0).
  • ดำเนินการตรวจสอบแบบคงที่และแบบไดนามิกของลูปใน Nite Fi ใน Verilog & quot; ตลอดไป & quot; งบ (DDIsa04253 - SMASH 5.15.0).
  • ดำเนินการ Verilog ต้นของอาร์เรย์ประตูที่เชื่อมต่อเป็นสัญญาณที่สเกลาร์ (DDIsa04689 - SMASH 5.15.0).
  • อัพเกรด parser Verilog ฝังตัวเพื่อปูทางสำหรับ Verilog 2001 Verilog-AMS 2.3 และ SystemVerilog (DDIsa04784 - SMASH 5.15.0).
  • การจัดการการดำเนินการระหว่างการจำลองการเปลี่ยนแปลงในมูลค่าความล่าช้าในงบที่ได้รับมอบหมาย Verilog ต่อเนื่อง (DDIsa04799 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของบิตตัวเลือกและเป็นส่วนหนึ่งในการเลือก Verilog & quot; จำนวนเต็ม & quot; ตัวแปรในด้านซ้ายมือบริบทการแสดงออก (DDIsa04853 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของบิตตัวเลือกและเป็นส่วนหนึ่งในการเลือก Verilog & quot; ครั้งที่ & quot; ตัวแปรในด้านซ้ายมือบริบทการแสดงออก (DDIsa04854 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของการประกาศพอร์ต Verilog กับ & quot; tri0 & quot; หรือ & quot; tri1 & quot; ประเภทสุทธิ (DDIsa04979 - SMASH 5.15.0).
  • การจัดการการดำเนินการที่แตกต่างกัน แต่ชนิดของข้อมูลที่เข้ากันได้สำหรับการแสดงออกผ่านไป Verilog อาร์กิวเมนต์ของฟังก์ชัน (DDIsa05053 - SMASH 5.15.0).
  • การปรับปรุงข้อผิดพลาด Verilog เมื่อการเชื่อมต่อที่ไม่ตรงกันเกิดขึ้นในระหว่างการทำอย่างประณีต (DDIsa05640 - SMASH 5.15.0).
  • การจัดการการดำเนินการของ Verilog $ และ $ หยุดงานระบบ Nish Fi เป็นงบฟังก์ชั่น (DDIsa05743 - SMASH 5.15.0).
  • คุณสมบัติ:
  • การจัดการการดำเนินการของสัญญาณ Verilog ส่วนหนึ่งเลือกที่เป็นจริงในการเชื่อมต่อพอร์ตออก (DDIsa05748 - SMASH 5.15.0).
  • การจัดการการดำเนินการบันทึกย่อ SDF ใน Verilog & quot; $ setuphold & quot; เชิงลบกับ & quot; การติดตั้ง & quot; หรือ & quot; ถือ & quot; ค่า (DDIsa05947 - SMASH 5.15.0).
  • การจัดการดำเนินการใน Verilog-ของบล็อกอนาล็อกหลาย (DDIsa05984 - SMASH 5.15.0).
  • ดำเนินการออกข้อผิดพลาดเมื่อใช้พอร์ตไฟฟ้า Verilog เป็นซ้ายมือด้านข้างของคำสั่งที่ได้รับมอบหมายอย่างต่อเนื่อง (DDIsa05997 - SMASH 5.15.0).
  • การสนับสนุนการดำเนินการของ 'ลงนาม' คำหลักใน Verilog ประกาศลงทะเบียน (DDIsa03766 - SMASH 5.15.1).
  • การสนับสนุนการดำเนินการสำหรับบันทึกย่อล่าช้า Verilog ใช้บีบอัด (gzip) SDF Fi les. (DDIsa05504 - SMASH 5.15.1)
  • การสนับสนุนการดำเนินการสำหรับพารามิเตอร์ Verilog PATHPULSE $ มีวงเงินการปฏิเสธ (DDIsa06094 - SMASH 5.15.1).
  • การจัดการที่ดีขึ้นของหลายเธรดสำหรับ Verilog-AMS รายละเอียดอนาล็อก (DDIsa06200 - SMASH 5.15.1).
  • Modi ไพเพ Fi:
  • ข้อ จำกัด ออกไป 32 บิตบน Verilog ค่าพารามิเตอร์สำหรับไบนารีฐานแปดตัวอักษรและเลขฐานสิบหก (DDIsa01718 - SMASH 5.15.0).
  • Modi Fi เอ็ด Verilog แสดงผลของค่าเวลาที่ถูก จำกัด ถึง 32 บิตและซึ่งขณะนี้ช่วยให้ค่า 64 บิต (DDIsa02841 - SMASH 5.15.0).
  • Modi Fi เอ็ด Verilog งาน portsmanagement จะทำตัวเหมือนตัวแปร Verilog งานที่เกี่ยวกับ & quot; อัตโนมัติ & quot; สไตล์ (DDIsa03960 - SMASH 5.15.0)
  • .
  • Modi Fi เอ็ดจัดการสะสมของรุ่น Verilog ที่มีขนาดใหญ่ (เช่น 2000) จำนวนของการประกาศพารามิเตอร์ที่ล้มเหลวก่อนหน้านี้ในการรวบรวม (DDIsa04122 - SMASH 5.15.0).
  • Modi Fi เอ็ดจัดการสะสมของรุ่น Verilog ขนาดใหญ่ (เช่น 200000) จำนวนของงบใน & quot; เริ่มต้น & quot; หรือ & quot; เสมอ & quot;
  • บล็อกที่ล้มเหลวก่อนหน้านี้ในการรวบรวม (DDIsa04525 - SMASH 5.15.0).
  • Modi จัดการเอ็ด Fi ของ Verilog ห​​้องสมุดรูปแบบเพื่อที่ไม่ถูกต้องหรือยังไม่มีการสนับสนุนรูปแบบไม่ป้องกันโดยใช้รูปแบบอื่น ๆ (DDIsa05604 - SMASH 5.15.0).
  • Modi Fi เอ็ดข้อความ Verilog เพื่อให้ตำแหน่งซอร์สโค้ดที่เกิดข้อผิดพลาดที่สามารถแสดงผลด้วยการเชื่อมโยงคลิกได้ (DDIsa05944 - SMASH 5.15.0).
  • Modi รุ่นเอ็ด Fi ของการดำเนินงานจุดไฟเพื่อให้ le ตรรกะข้อมูลที่เกี่ยวข้องไม่ถูกขับออกไปโดยปริยายและสามารถเปิดใช้งานผ่านการตั้งค่าของแอพลิเคชัน (DDIsa05154 - SMASH 5.15.1).
  • Modi จัดการเอ็ดไฟสัญญาณตรรกะในลำดับชั้นวงจร Verilog การเชื่อมต่อวงจรย่อย SPICE ที่จะได้สร้างอุปกรณ์อินเตอร์เฟซที่ไม่จำเป็น (DDIsa05442 - SMASH 5.15.1).
  • ใช้ขยายของการแสดงออก Verilog mintypmax เพื่อให้พวกเขาไม่ได้ถูก จำกัด ให้เป็นค่าของพารามิเตอร์ (DDIsa06029 - SMASH 5.15.1).
  • เพิ่มการเชื่อมโยงแหล่งที่ขาดหายไปในข้อผิดพลาดออกเพื่อรายงาน Fi le เมื่อประกาศตัวแปรหลาย Verilog / สายที่มีชื่อเดียวกัน (DDIsa06040 - SMASH 5.15.1).
  • หน้า 17/23 วันที่ 30 กันยายนคุณสมบัติ 2010New SMASH 5.15.1 สครูจ 2.4.1 & SHAKER 5.15.1
  • Modi จัดการเอ็ดไฟเตือนเกี่ยวกับการใช้ค่าเริ่มต้น timescale Verilog เพื่อที่จะออกเฉพาะเมื่อ timescale ถูกนำมาใช้โดยโมดูล (DDIsa06050 - SMASH 5.15.1)
  • .
  • Modi จัดการเอ็ด Fi ของการรวบรวมรายละเอียดตรรกะเพื่อให้ BSM กลาง Fi les สามารถโหลดเมื่อซอร์สโค้ด Verilog จะไม่สามารถใช้ได้ (DDIsa06186 - SMASH 5.15.1).
  • การปรับปรุงข้อผิดพลาด Verilog ในกรณีของการทำงานของระบบที่ไม่รู้จักได้รับการสนับสนุนการทำงานของระบบและได้รับการสนับสนุนรูปแบบการโทร (DDIsa06188 - SMASH 5.15.1).
  • การจัดการเพิ่มประสิทธิภาพของการปิดกั้นหลายกำหนดสัญญาณในเดลต้าวงจรเดียวกัน (DDIsa06281 - SMASH 5.15.1).
  • ไฟ Bug Xing:
  • แก้ไขความผิดพลาดที่เกิดขึ้นเมื่อมีการประกาศการป้อนข้อมูล Verilog scalarmodule ถูก redeclared เป็นลวดเวกเตอร์ (DDIsa02987 - SMASH 5.15.0).
  • แก้ไขการตรวจสอบใน Verilog-ประเภทถูกดำเนินการทางคณิตศาสตร์ (DDIsa03019 - SMASH 5.15.0).
  • การจัดการที่ถูกต้องของการประกาศไปข้างหน้าของสัญญาณ Verilog (DDIsa03068 - SMASH 5.15.0).
  • แก้ไขการสนับสนุนในการ Verilog-Fi ในค่าพารามิเตอร์ Nite ภายในช่วงไพเพอร์ที่ระบุไว้ (DDIsa03251 - SMASH 5.15.0).
  • การจัดการที่ถูกต้องของเครื่องเทศเพื่อ Verilog ต้นเมื่อผ่านพารามิเตอร์เครื่องเทศที่แท้จริงในการ Verilog พารามิเตอร์จำนวนเต็ม (DDIsa03293 - SMASH 5.15.0).
  • การจัดการที่ถูกต้องของ Verilog 2147483648 ค่าคงที่ล้มเหลวก่อนหน้านี้ในการรวบรวม (DDIsa03746 - SMASH 5.15.0).
  • แก้ไขความผิดพลาดที่อาจเกิดขึ้นเนื่องจากการยกเว้น uncaught ในรูปแบบ Verilog (DDIsa03931 - SMASH 5.15.0).
  • การแก้ไขข้อผิดพลาดในการรวบรวมเมื่ออาร์กิวเมนต์งาน V​​erilog การส่งออกจะถูกส่งไปย่อยเปิดใช้งาน (DDIsa03963 - SMASH 5.15.0).
  • การจัดการที่ถูกต้องของการวิเคราะห์ความคุ้มครองที่มีการแสดงออก Verilog ที่มีเหตุผลและข้อโต้แย้งจริง (DDIsa05199 - SMASH 5.15.0).
  • การประเมินผลที่ถูกต้องของการแสดงออกการจำลองแบบ Verilog ที่คงที่เป็นศูนย์ (DDIsa05227 - SMASH 5.15.0).
  • การจัดการที่ถูกต้องของการประกาศไปข้างหน้าของตัวแปร Verilog (DDIsa05232 - SMASH 5.15.0).
  • แก้ไขความผิดพลาดที่เกิดขึ้นใน Verilog-เมื่อใช้อาร์เรย์ป้อนข้อมูลในฟังก์ชั่นแบบอะนาล็อก. (DDIsa05431 - SMASH 5.15.0)
  • การจัดการที่ถูกต้องของค่าลบสำหรับ Verilog ช่วงพอร์ต (DDIsa05520 - SMASH 5.15.0).
  • แก้ไขการคำนวณของอำนาจแบบอะนาล็อกเมื่ออุปกรณ์ SPICE จะ instantiated โดยตรงจาก Verilog-A (DDIsa05921 - SMASH 5.15.0).
  • การกำหนดที่ถูกต้องของ Verilog พารามิเตอร์ที่แท้จริงในการ VHDL ยาชื่อสามัญที่มีค่าจำนวนเต็มถูกตัดแทนกลม (DDIsa05948 - SMASH 5.15.0).
  • แก้ไขพฤติกรรมของ Verilog MOS สวิทช์เพื่อให้พวกเขาเผยแพร่การเปลี่ยนแปลงความแรงของการป้อนข้อมูลแม้ว่าขอบระดับไม่เกิดขึ้น (DDIsa05949 - SMASH 5.15.0).
  • คุณสมบัติ:
  • แก้ไขพฤติกรรมของ Verilog & quot; $ ถือ & quot; และ & quot; การกู้คืน $ & quot; ฟังก์ชั่นระยะเวลาการตรวจสอบซึ่งจะรายงานการละเมิดผิดที่เริ่มต้นการจำลอง (DDIsa05993 - SMASH 5.15.0).
  • แก้ไขชื่อของวิทยาการ SPICE isine และ vsine ที่ไม่ได้โหลดที่อธิบายไว้ใน LRM (DDIsa06009 - SMASH 5.15.0).
  • การเริ่มต้นที่ถูกต้องของการทำงานแบบ Laplace ซึ่งอาจจะไม่ถูกต้องระหว่างการวิเคราะห์การดำเนินงานจุด (DDIsa06026 - SMASH 5.15.0)
  • .
  • แก้ไขวิกฤติของความไวกับตัวแปร Verilog มอบหมายหลายครั้งในเดลต้ารอบเดียว (DDIsa04932 - SMASH 5.15.1).
  • การจัดการที่ถูกต้องของมุ้งที่ไม่ได้ใช้ในคำอธิบาย Verilog-ซึ่งสร้างรายการในเมทริกซ์และก่อให้เกิดปัญหาการบรรจบกัน (DDIsa05229 - SMASH 5.15.1).
  • แก้ไข Verilog-เลซซึ่งอาจก่อให้เกิดไฟ culties dif เพื่อ fi ครั้งที่ปฏิบัติการจุด (DDIsa06027 - SMASH 5.15.1).




  • การปรับปรุง:

  • คุณสมบัติ:






  • คุณสมบัติ:
  • เอกสาร:


ซอฟต์แวร์ที่คล้ายกัน

FidoCadJ
FidoCadJ

19 Feb 15

KiCad EDA
KiCad EDA

22 Jun 18

Piklab
Piklab

20 Feb 15

Scheture
Scheture

14 Apr 15

ความคิดเห็นที่ Dolphin Smash

ความคิดเห็นที่ไม่พบ
เพิ่มความคิดเห็น
เปิดภาพ!
ค้นหาตามหมวดหมู่